Herzlich Willkommen beim beam-Verlag in Marburg, dem Fachverlag für anspruchsvolle Elektronik-Literatur.


Wir freuen uns, Sie auf unserem ePaper-Kiosk begrüßen zu können.

Aufrufe
vor 8 Jahren

4-2015

  • Text
  • Bild
  • Productronica
  • Entwicklung
  • Bauteile
  • Unternehmen
  • Electronic
  • Leiterplatte
  • Baugruppen
  • Mittels
  • Fertigung
Fachzeitschrift für Elektronik-Produktion - Fertigungstechnik, Materialien und Qualitätsmanagement

Dienstleister So

Dienstleister So reduzieren Sie die Kosten für Feinleiter-Platinen Bild 3: Ausgangspreis Bild 4: Bauteilraster Bild 1: Wenn dieses Layout zur Analyse in den PCB Visualizer geladen wird, werden überall Fehler angezeigt. Preis darf als allgemeingültig betrachtet werden. Gehen wir also davon aus, dass der Entwickler ein Fine- Pitch Layout mit BGA zur Analyse durch Eurocircuits PCB Visualizer hochgeladen hat. Im zugrundeliegenden Fall weichen die gemessenen Werte erheblich von der gewählten Standardklassifikation ab. Sie erlauben die Fertigung der Leiterplatte nur in einem deutlich teureren Service oder würden die Produk- Dieser Artikel erklärt anhand einer Beispielkalkulation von zehn vierlagigen Leiterplatten, wie man mit richtiger Bauteilplatzierung und korrektem Leiterplatten-Routing die Gesamtkosten für Leiterplatten mit BGA erheblich reduzieren kann und dabei gleichzeitig ein robusteres Produkt erhält. Nach der Freude über das fertiggestellte Layout kommt häufig die Ernüchterung. Nicht selten werden Entwickler, als Resultat ihrer Anfrage, von einem unerwartet hohen Preis für ihre Leiterplatten überrascht. Dass dieses nicht zwingend der Fall sein muss, zeigt eine Ursachenanalyse mithilfe von Eurocircuits-Werkzeugen und CadSoft EAGLE als Layout-Software. Die Analyse kann selbstverständlich auch mit anderen Werkzeugen erfolgen. Der spürbare Einfluss auf den resultierenden Autor: Uwe Dörr Projektmanager Eurocircuits Bild 2: Typisches Resultat für eine BGA- Leiterplatte 16 4/2015

Dienstleister Bild 5: Lassen Sie sich den Bauteil-Mittelpunkt anzeigen, indem Sie die Layer tOrigins oder bOrigins einblenden. Bild 6: Pads und Bauteilmittelpunkt sind jetzt korrekt platziert tion in anderen Fällen unmöglich machen. Was ist passiert? Wie erwähnt, beginnen die meisten Entwickler ihr Layout mit den Standardspezifikationen des Leiterplattenherstellers für relativ schmale Leiterbahnbreite/Abstände und Bohrungen. Für Eurocircuits betragen diese beispielsweise 150 µm Breite/Abstand und 0,25 mm Bohrenddurchmesser oder gegen moderaten Aufpreis 125 µm Breite/Abstand und 0,15 mm Bohrenddurchmesser. Bild 7 Bild 8 Bild 9: Eurocircuits Design-Regeln 4/2015 17

hf-praxis

PC & Industrie

© beam-Verlag Dipl.-Ing. Reinhard Birchel